本文提供考研计算机组成原理在线题库每日一练,以下为具体内容
1、在采用“取指、译码/取数、执行、访存、写回”5段流水线的处理器中,执行如下指令序列,其中s0、s1、s2、s3和t2表示寄存器编号。下列指令对中,不存在数据冒险的是( )。
A、 I1和I3
B、 I2和I3
C、 I2和I4
D、 I3和I4
2、下列关于RISC的叙述中,错误的是( )。
A、RISC普遍采用微程序控制器
B、RISC大多数指令在一个时钟周期内完成
C、RISC的内部通用寄存器数量相对CISC多
D、RISC的指令数、寻址方式和指令格式种类相对CISC少
3、某机采用三级流水线组织,分别为取指令译码、计算地址、执行阶段。一部分指令取指令译码需要在 \( t_{1} \) 时间完成,另一些指令需要 \( t_{4} \) 时间完成;计算地址一部分指令需要 \( t_{2} \) 时间完成,另一些指令需要 \( t_{5} \) 时间才能完成;执行阶段一部分需要 \( t_{3} \) 时间完成,另一些指令需要 \( t_{6} \) 时间完成,则机器周期 T 应选 。
A、\( \mathrm{T}=\min \left(\mathrm{t}_{1}, \mathrm{t}_{2}, \mathrm{t}_{3}, \mathrm{t}_{4}, \mathrm{t}_{5}, \mathrm{t}_{6}\right) \)
B、\( \mathrm{T}=\mathrm{t}_{4} \)
C、\( \left(t_{1}+t_{2}+t_{3}+t_{4}+t_{5}+t_{6}\right) / 6 \)
D、\( \mathrm{T}=\max \left(\mathrm{t}_{1}, \mathrm{t}_{2}, \mathrm{t}_{3}, \mathrm{t}_{4}, \mathrm{t}_{5}, \mathrm{t}_{6}\right) \)
4、间址周期结束时,寄存器MDR中的内容为( )。
A、指令
B、操作数地址
C、操作数
D、无法确定
5、中断方式进行数据交换,CPU主频为1GHz,高速缓冲型寄存器32位,数据传输率100KB/s,中断开销为1000个时钟周期,CPU输入/出时间占整个CPU时间( )。
A、1.25%
B、2.5%
C、5%
D、12.5%
点击查看【完整】试卷>>